Informacja

Drogi użytkowniku, aplikacja do prawidłowego działania wymaga obsługi JavaScript. Proszę włącz obsługę JavaScript w Twojej przeglądarce.

Wyszukujesz frazę ""reconfigurable logic"" wg kryterium: Temat


Tytuł:
Towards Area Efficient Logic Circuit: Exploring Potential of Reconfigurable Gate by Generic Exact Synthesis
Autorzy:
Liuting Shang
Azad Naeemi
Chenyun Pan
Pokaż więcej
Temat:
Reconfigurable logic circuit
SAT solver
exact synthesis
valley-spin logic
area optimization
Electronic computers. Computer science
QA75.5-76.95
Information technology
T58.5-58.64
Źródło:
IEEE Open Journal of the Computer Society, Vol 4, Pp 50-61 (2023)
Opis pliku:
electronic resource
Relacje:
https://ieeexplore.ieee.org/document/10059178/; https://doaj.org/toc/2644-1268
Dostęp URL:
https://doaj.org/article/abd5e22c1a034fc591cd01c3e1a34a8b  Link otwiera się w nowym oknie
Czasopismo naukowe
Czasopismo naukowe
Tytuł:
Dual‐Gate Anti‐Ambipolar Transistor with Van der Waals ReS2/WSe2 Heterojunction for Reconfigurable Logic Operations
Autorzy:
Yoshitaka Shingaya
Amir Zulkefli
Takuya Iwasaki
Ryoma Hayakawa
Shu Nakaharai
Kenji Watanabe
Takashi Taniguchi
Yutaka Wakayama
Pokaż więcej
Temat:
2D materials
anti‐ambipolar transistors
reconfigurable logic circuits
ReS 2
WSe 2
Electric apparatus and materials. Electric circuits. Electric networks
TK452-454.4
Physics
QC1-999
Źródło:
Advanced Electronic Materials, Vol 9, Iss 1, Pp n/a-n/a (2023)
Opis pliku:
electronic resource
Relacje:
https://doaj.org/toc/2199-160X
Dostęp URL:
https://doaj.org/article/3893960294d244a7a799c9e01c2aaff1  Link otwiera się w nowym oknie
Czasopismo naukowe
Tytuł:
An electro-optic reconfigurable OR to Ex-OR gate based on microring resonator loaded on Mach–Zehnder interferometric structure
Autorzy:
Srikanta Das
Nitish Sinha
Subhradeep Pal
Bishanka Brata Bhowmik
Pokaż więcej
Temat:
Electro-optic
MRR
MZI
Optical gates
Reconfigurable logic gate
Optics. Light
QC350-467
Źródło:
Results in Optics, Vol 9, Iss , Pp 100299- (2022)
Opis pliku:
electronic resource
Relacje:
http://www.sciencedirect.com/science/article/pii/S2666950122000888; https://doaj.org/toc/2666-9501
Dostęp URL:
https://doaj.org/article/ec649c40f38f40c49fac13962843dc33  Link otwiera się w nowym oknie
Czasopismo naukowe
Tytuł:
SSRL: Single Skyrmion Reconfigurable Logic Utilizing 2-D Magnus Force on Magnetic Racetracks
Autorzy:
Mohammad Nazmus Sakib
Hamed Vakili
Samiran Ganguly
Avik W. Ghosh
Mircea Stan
Pokaż więcej
Temat:
Domain walls
magnetic tunnel junction (MTJ)
racetrack
reconfigurable logic
skyrmions
voltage-controlled magnetic anisotropy (VCMA)
Computer engineering. Computer hardware
TK7885-7895
Źródło:
IEEE Journal on Exploratory Solid-State Computational Devices and Circuits, Vol 8, Iss 2, Pp 203-211 (2022)
Opis pliku:
electronic resource
Relacje:
https://ieeexplore.ieee.org/document/10021607/; https://doaj.org/toc/2329-9231
Dostęp URL:
https://doaj.org/article/ab0efd438d894199957002ca926c83c5  Link otwiera się w nowym oknie
Czasopismo naukowe
Tytuł:
Fine-Grain Reconfigurable Logic Circuits for Adaptive and Secure Computing via Work-Function Engineered Schottky Barrier FinFETs
Autorzy:
Talha F. Canan
Savas Kaya
Harsha Chenji
Avinash Karanth
Pokaż więcej
Temat:
Arithmetic logic unit (ALU)
CMOS
full adder (FA)
reconfigurable logic
Schottky barrier (SB) MOSFET
Computer engineering. Computer hardware
TK7885-7895
Źródło:
IEEE Journal on Exploratory Solid-State Computational Devices and Circuits, Vol 7, Iss 2, Pp 150-158 (2021)
Opis pliku:
electronic resource
Relacje:
https://ieeexplore.ieee.org/document/9583911/; https://doaj.org/toc/2329-9231
Dostęp URL:
https://doaj.org/article/83bf6044ed5e45639aeb47a381119588  Link otwiera się w nowym oknie
Czasopismo naukowe
Tytuł:
Enabling Fast and Highly Effective FPGA Design Process Using the CAPI SNAP Framework
Autorzy:
Castellane, Alexandre
Mesnet, Bruno
Pokaż więcej
Źródło:
High Performance Computing : ISC High Performance 2019 International Workshops, Frankfurt, Germany, June 16-20, 2019, Revised Selected Papers. 11887:317-329
Książka elektroniczna
Tytuł:
Tri-State Nanoelectromechanical Memory Switches for the Implementation of a High-Impedance State
Autorzy:
Gwangryeol Baek
Jisoo Yoon
Woo Young Choi
Pokaż więcej
Temat:
High impedance
nanoelectromechanical (NEM) memory switch
reconfigurable logic (RL)
tri-state operation
Electrical engineering. Electronics. Nuclear engineering
TK1-9971
Źródło:
IEEE Access, Vol 8, Pp 202006-202012 (2020)
Opis pliku:
electronic resource
Relacje:
https://ieeexplore.ieee.org/document/9249244/; https://doaj.org/toc/2169-3536
Dostęp URL:
https://doaj.org/article/ed90b382abc5427d875a58c778579d01  Link otwiera się w nowym oknie
Czasopismo naukowe
Tytuł:
Implementation of High-Performance Floating Point Divider Using Pipeline Architecture on FPGA
Autorzy:
Hanuman, C. R. S.
Kamala, J.
Pokaż więcej
Źródło:
Intelligent Engineering Informatics : Proceedings of the 6th International Conference on FICTA. 695:129-138
Książka elektroniczna

Ta witryna wykorzystuje pliki cookies do przechowywania informacji na Twoim komputerze. Pliki cookies stosujemy w celu świadczenia usług na najwyższym poziomie, w tym w sposób dostosowany do indywidualnych potrzeb. Korzystanie z witryny bez zmiany ustawień dotyczących cookies oznacza, że będą one zamieszczane w Twoim komputerze. W każdym momencie możesz dokonać zmiany ustawień dotyczących cookies